《兼容ARM9的軟核處理器設計:基於FPGA》介紹如何使用硬件描述語言Verilog進行FPGA設計。通過閱讀《兼容ARM9的軟核處理器設計:基於FPGA》,可以自行設計一個32位的RISC架構處理器——兼容市麵上流行的ARM9微處理器。《兼容ARM9的軟核處理器設計:基於FPGA》不僅詳細介紹瞭Verilog HDL的語法,而且獨具匠心地介紹瞭如何使用這種精簡的語言進行成熟作品的設計。這也是《兼容ARM9的軟核處理器設計:基於FPGA》相對於其他類似圖書的首次嘗試。《兼容ARM9的軟核處理器設計:基於FPGA》以Verilog RTL設計為核心,從第1章建立Verilog RTL設計模型開始,到最後一章能夠對Linux操作係統進行仿真。通過《兼容ARM9的軟核處理器設計:基於FPGA》可以切實掌握基於ARM9的數字電路設計流程,並能夠利用成熟的MCU軟件設計工具生成BIN文件,通過BIN文件和一個隻有1800行的兼容ARM9處理器內核,快速完成FPGA設計。
評分
評分
評分
評分
直到看見瞭十幾年前的nnARM,纔明白《笑傲江湖》中的深意。
评分直到看見瞭十幾年前的nnARM,纔明白《笑傲江湖》中的深意。
评分直到看見瞭十幾年前的nnARM,纔明白《笑傲江湖》中的深意。
评分直到看見瞭十幾年前的nnARM,纔明白《笑傲江湖》中的深意。
评分關鍵的一章,反復讀瞭幾次,算是有點明白CPU的流水綫瞭。不過,現在簡單的CPU都有pipeline, 更高級的cache就沒有,估計得看OpenRisc瞭。
本站所有內容均為互聯網搜索引擎提供的公開搜索信息,本站不存儲任何數據與內容,任何內容與數據均與本站無關,如有需要請聯繫相關搜索引擎包括但不限於百度,google,bing,sogou 等
© 2025 qciss.net All Rights Reserved. 小哈圖書下載中心 版权所有