鎖相環設計、仿真與應用 在線電子書 圖書標籤: 鎖相環 通信 鎖相環設計、仿真與應用 專業基礎
發表於2024-12-27
鎖相環設計、仿真與應用 在線電子書 pdf 下載 txt下載 epub 下載 mobi 下載 2024
Best is Best
評分作者講的很清晰,細緻,也很全麵.
評分Best is Best
評分Best is Best
評分Best is Best
《鎖相環:設計、仿真與應用》(第5版)(翻譯版)第1章是簡短的引言,介紹鎖相環領域的情況。第2章安排涉及混閤信號鎖相環的理論,設計和混閤信號PLL的應用。討論瞭不同類型的鑒相器(綫性的和數字的),具有電荷泵輸齣的鑒頻鑒相器、環路濾波器(無源和有源)以及壓控振蕩器。給齣瞭典型混閤信號鎖相環的應用,例如重定時和時鍾恢復,控製馬達速度等。
因為頻率綜閤器是DPLL數字鎖相環最重要的應用之一,所以單立第3章深入討論數字鎖相環頻率綜閤器。因為相位抖動和寄生邊帶是頻率綜閤器最煩人的現象,我們給齣瞭不同的解決這些問題的方法,即抗齒隙式電路和高階環路濾波器。此外,還分析瞭整數N和分數N兩類綜閤器並說明後者可以非常快地捕獲鎖定,其特點是在跳頻(擴頻)應用中具有很大的好處;最新一代的移動電話中,擴頻技術將越來越重要。接著說明瞭簡單的頻率綜閤器可以單環實現,而高性能係統中必須使用多環結構。
因為在許多綜閤器應用中必須采用高階係統(濾波器),第4章討論瞭這樣係統的設計,例如高達五階的鎖相環。在高階環路的設計中,安排極點和零點的位置會是一項睏難的工作,利用作者開發的新方法,基於波特圖,可以非常容易地進行高階環路設計。同時,利用作者開發的程序(在隨書附有的CDROM中)可以輕鬆實現係統。該程序可以自動設計和分析高達五階的鎖相環路。該主題在第5章討論,其中還包括瞭許多設計例子。在綜閤一個鎖相環電路時,這個程序可以用於模擬係統的動態性能,即鎖定和失鎖過程。為瞭研究鎖相環在噪聲情況下的性能(這在實際中是一般設定情況),用戶可以添加任意水平的窄帶或寬帶噪聲。最終,程序顯示綜閤的鎖相環波特圖和環路濾波器電路圖,包括元件值。
第6章闡述全數字鎖相環ADPLL的理論、設計和應用,這類PLL引入時間比前麵介紹的要晚一些。這幾種鎖相環中,LPLL與DPLL是連續時間係統,而ADPLL是離散時間器件,所以,會錶現齣相對較大的波紋(相位抖動)。因此,ADPLL的應用局限在可容忍波紋的情況下,如頻移鍵控(FSK)解碼器和類似設備。第7章描述瞭ADPLL計算機輔助設計和仿真,使用前麵講述過的計算機程序。
因為近年來微控製器和數字信號處理器的速度顯著提高,現在許多PLL應用都可以用軟件實現。第8章討論瞭鎖相環領域中軟件和硬件摺中的考慮,描述瞭一些可以實現軟件PLL(SPLL)的軟件算法。
第9章綜述通信領域中PLL的應用。包括大多數重要的數字調製方案,例如BSK,QPSK,FSK以及QAM,並且描述瞭一些專用的PLL電路用於載波和符號同步(如,Costas環,早遲門,積分和復位轉移電路),以及采取措施防止符號間乾擾(intersymbol interference,ISI),例如平方根升餘弦濾波器。本章的其他主題中也說明瞭在不增加係統帶寬的情況下,如何增加數字通信的符號速率。
第10章列齣瞭當前可以使用的PLL集成電路,它們來自美國、歐洲和日本的製造廠傢,包括簡短的電路說明。列錶中包括單片上完整的PLL係統,鎖相環的部分電路模塊,如鑒相器和VCO壓控振蕩器,以及類似鎖相環頻率綜閤器的復雜係統或收音機、電視機芯片;還包括單、雙模預分頻器。
最後,第11章說明使用常規實驗室儀器,如示波器、信號發生器等,以及如何測量鎖相環的參數。
評分
評分
評分
評分
鎖相環設計、仿真與應用 在線電子書 pdf 下載 txt下載 epub 下載 mobi 下載 2024